Ansys medini analyze supporta i principali metodi di analisi della sicurezza a vari livelli di un chip, dalla progettazione IP di componenti integrati, fino ai SoC e alle schede elettroniche.
Analisi dei semiconduttori integrata con l'analisi dei sistemi complessivi
Ansys medini analyze supporta flussi di lavoro basati sulle migliori pratiche che collegano graficamente aree specifiche del progetto di semiconduttori a funzioni chiave dell'architettura elettronica. Ciò consente agli ingegneri di analizzare e affrontare potenziali modalità di guasto durante la verifica della sicurezza funzionale dei componenti dei semiconduttori. Gli ingegneri possono eseguire in modo efficiente e coerente le attività legate alla sicurezza, come la FMEDA, richieste da standard di sicurezza come la ISO 26262: 2018 part 11.
Previsione del tasso di guasto
Mappatura della progettazione del chip alle funzioni
Modalità di guasto, effetto e analisi diagnostica
Analisi dei chip digitali e analogici
Specifiche rapide
Semplificare e automatizzare l'analisi della sicurezza funzionale nell'intera architettura elettronica, anche a livello di chip. Le incongruenze nell'analisi di sicurezza funzionale vengono eliminate e le revisioni e le valutazioni di conferma vengono accelerate.
Distribuzione dei tassi di guasto per area di stampo
Tracciabilità dei requisiti
Importazione di progetti IP
Determinazione e analisi dei potenziali modi di guasto
FMEDA
Progettazione di meccanismi di sicurezza
Mappatura dei blocchi del progetto del semiconduttore alle funzioni del sistema
Analisi dei guasti transitori
Analisi della copertura diagnostica
---