Ansys medini analyze unterstützt die wichtigsten Methoden der Sicherheitsanalyse auf verschiedenen Ebenen eines Chips, vom IP-Design integrierter Komponenten bis hin zu SoCs und elektronischen Baugruppen.
Halbleiteranalyse integriert mit Gesamtsystemanalyse
Ansys medini analyze unterstützt Best-Practice-Workflows, die bestimmte Bereiche des Halbleiterdesigns grafisch mit Schlüsselfunktionen innerhalb der Elektronikarchitektur verknüpfen. Dies ermöglicht es Ingenieuren, potenzielle Fehlermodi zu analysieren und zu berücksichtigen, während sie die funktionale Sicherheit von Halbleiterkomponenten verifizieren. Ingenieure können die sicherheitsrelevanten Aktivitäten wie die FMEDA, die von Sicherheitsstandards wie ISO 26262: 2018 Teil 11 gefordert werden, effizient und konsistent durchführen.
Vorhersage der Ausfallrate
Chipdesign auf Funktionen abbilden
Fehlermode-Effekt- und Diagnoseanalyse
Digitale und analoge Chip-Analyse
Schnelle Specs
Optimieren und automatisieren Sie die Analyse der funktionalen Sicherheit über die gesamte Elektronikarchitektur hinweg - bis hinunter auf die Chipebene. Unstimmigkeiten in der funktionalen Sicherheitsanalyse werden beseitigt, und Bestätigungsprüfungen und -bewertungen werden beschleunigt.
Fehlerratenverteilung nach Die-Bereich
Rückverfolgbarkeit von Anforderungen
IP-Design-Import
Bestimmen und Analysieren potenzieller Fehlermodi
FMEDA
Entwurf von Sicherheitsmechanismen
Zuordnung von Blöcken des Halbleiterentwurfs zu Systemfunktionen
Analyse von transienten Fehlern
Analyse der diagnostischen Abdeckung
---